본문내용 바로가기

KYOBO 교보문고

1만원 캐시백
책들고여행
2020다이어리
  • 교보아트스페이스
  • 북모닝책강
디지털 시스템 설계(Verilog를 이용한)
* 중고장터 판매상품은 판매자가 직접 등록/판매하는 상품으로 판매자가 해당상품과 내용에 모든 책임을 집니다. 우측의 제품상태와 하단의 상품상세를 꼭 확인하신 후 구입해주시기 바랍니다.
594쪽 | 규격外
ISBN-10 : 8962183668
ISBN-13 : 9788962183665
디지털 시스템 설계(Verilog를 이용한) 중고
저자 Charles Roth | 역자 강진구 | 출판사 CENGAGE LEARNING
정가
33,000원
판매가
33,000원 []
배송비
2,500원 (판매자 직접배송)
200,000원 이상 결제 시 무료배송
지금 주문하시면 2일 이내 출고 가능합니다.
토/일, 공휴일을 제외한 영업일 기준으로 배송이 진행됩니다.
2015년 8월 11일 출간
제품상태
상태 최상 외형 최상 내형 최상

[상태 상세 항목] 선택 해당 사항있음 미선택 해당 사항없음

1.외형 상세 미선택 낙서 미선택 얼룩 미선택 접힘 미선택 낙장(뜯어짐) 미선택 찢김 미선택 변색 미선택 제본불량 미선택 부록있음 [중고 아닌 신간입니다.]

2.내형 상세 미선택 낙서 미선택 얼룩 미선택 접힘 미선택 낙장(뜯어짐) 미선택 찢김 미선택 변색 [출간 20150811, 판형 190x210, 쪽수 594]

이 상품 최저가
29,700원 다른가격더보기
새 상품
33,000원 [0%↓, 0원 할인] 새상품 바로가기
수량추가 수량빼기
안내 :

중고장터에 등록된 판매 상품과 제품의 상태는 개별 오픈마켓 판매자들이 등록, 판매하는 것으로 중개 시스템만을 제공하는
인터넷 교보문고에서는 해당 상품과 내용에 대해 일체 책임을 지지 않습니다.

교보문고 결제시스템을 이용하지 않은 직거래로 인한 피해 발생시, 교보문고는 일체의 책임을 지지 않습니다.

중고책 추천 (판매자 다른 상품)

더보기

판매자 상품 소개

※ 해당 상품은 교보문고에서 제공하는 정보를 활용하여 안내하는 상품으로제품 상태를 반드시 확인하신 후 구입하여주시기 바랍니다.

(신간) Verilog를 이용한 디지털 시스템 설계 [중고 아닌 신간입니다.]

판매자 배송 정책

  • 토/일, 공휴일을 제외한 영업일 기준으로 배송이 진행됩니다.

더보기

구매후기 목록
NO 구매후기 구매만족도 ID 등록일
318 잘 받았습니다. cd 누락되었을까봐 걱정이 조금 되었는데 빠짐없이 잘 왔습니다. 5점 만점에 5점 lani5*** 2019.12.14
317 만족합니다........... 5점 만점에 3점 daro*** 2019.12.13
316 감사합니다감사합니다감사합니다 5점 만점에 5점 joong*** 2019.12.13
315 감사합니다 책 잘 수령했습니다 5점 만점에 5점 ggoodd*** 2019.12.11
314 잘 받았습니다. 감사합니다. 5점 만점에 5점 magnum8*** 2019.12.05

이 책의 시리즈

책 소개

상품구성 목록
상품구성 목록

Verilog을 이용한 FPGA 설계 방법을 익혀 다양한 시스템 설계에 적용할 수 있도록 도와주는 『디지털 시스템 설계』. 논리회로의 기본 개념을 복습할 수 있는 내용부터 Verilog 기초를 시작으로 하여, FPGA 디바이스 구조를 설명하고 여러 장에 걸쳐 다양하고 실질적인 Verilog 설계 예제를 익힌 다음, 간략화된 MIPS 프로세서까지 설계해보도록 구성되어 있다.

저자소개

역자 : 강진구
역자 강진구는 인하대학교 IT공과대학 전자공학과

역자 : 조경순
역자 조경순은 한국외국어대학교 공과대학 전자공학과

역자 : 김종태
역자 김종태는 성균관대학교 정보통신대학 전자전기공학부

목차

01 논리 설계 기초
1.1 조합논리회로
1.2 부울 대수와 대수적 단순화
1.3 카노 맵
1.4 NAND와 NOR 게이트를 사용한 설계
1.5 조합회로의 해저드
1.6 플립플롭과 래치
1.7 밀리 순차회로 설계
1.8 무어 순차회로 설계
1.9 등가 상태와 상태표의 축소
1.10 순차회로의 타이밍
1.11 삼상태 논리와 버스

02 Verilog 소개
2.1 컴퓨터 지원 설계
2.2 하드웨어 서술 언어
2.3 Verilog를 이용한 조합회로 기술 방법
2.4 Verilog 모듈
2.5 Verilog 지정 할당
2.6 순차 진행 지정문
2.7 always 블록을 이용한 플립플롭 모델링
2.8 이벤트 제어를 통한 always 블록
2.9 Verilog의 지연 시간
2.10 Verilog 코드의 컴파일레이션, 시뮬레이션, 합성
2.11 Verilog 데이터 타입과 연산자
2.12 간단한 합성 예제
2.13 멀티플렉서의 Verilog 모델
2.14 Verilog always 문을 이용한 레지스터와 카운터의 모델링
2.15 동작적 Verilog와 구조적 Verilog
2.16 상수
2.17 어레이
2.18 Verilog의 루프
2.19 Verilog 모델 테스트
2.20 기억해야 할 사항

03 프로그래머블 로직 디바이스 소개
3.1 프로그래머블 로직 디바이스의 간단한 개요
3.2 간단한 프로그래머블 로직 디바이스
3.3 복잡한 프로그래머블 로직 디바이스(CPLD)
3.4 필드 프로그래머블 로직 디바이스(FPGA)

04 설계 예제
4.1 BCD-7세그먼트 디스플레이 디코더
4.2 BCD 가산기
4.3 32비트 가산기
4.4 신호등 제어기
4.5 제어회로의 상태 그래프
4.6 스코어보드와 제어기
4.7 동기화와 디바운싱
4.8 시프트와 더하기 동작 곱셈기
4.9 어레이 곱셈기
4.10 부호 있는 정수/소수 곱셈기
4.11 키패드 스캐너
4.12 이진 나눗셈기

05 SM 차트와 마이크로프로그래밍
5.1 상태 머신 차트
5.2 SM 차트의 유도
5.3 SM 차트의 구현
5.4 주사위 게임의 구현
5.5 마이크로프로그래밍
5.6 연결된 상태 머신

06 FPGA를 이용한 설계
6.1 FPGA에서의 함수 구현
6.2 샤논 분해를 사용한 함수 구현
6.3 FPGA의 캐리 체인
6.4 FPGA에서의 캐스케이드 체인
6.5 상업용 FPGA의 로직 블록 예
6.6 FPGA에 내장된 전용 메모리
6.7 FPGA에 내장된 전용 곱셈기
6.8 프로그래밍 비용
6.9 FPGA와 one-hot 상태 할당
6.10 FPGA 용량: 최대 게이트 수 vs. 사용 가능한 게이트 수
6.11 설계 변환(합성)
6.12 매핑, 배치, 배선

07 부동소수점 연산
7.1 부동소수점 수의 표현
7.2 부동소수점 곱셈
7.3 부동소수점 덧셈
7.4 그 외 부동소수점 연산

08 Verilog의 추가 주제
8.1 Verilog 함수
8.2 Verilog 작업
8.3 다중 값 논리와 신호 분해
8.4 내장된 프리미티브
8.5 사용자 정의 프리미티브
8.6 SRAM 모델
8.7 SRAM 읽기/쓰기 시스템 모델
8.8 게이트의 상승 및 하강 지연 시간
8.9 변수명 연계
8.10 generate 문
8.11 시스템 함수
8.12 컴파일러 지시어
8.13 파일 I/O 함수
8.14 타이밍 확인

09 RISC 마이크로프로세서 설계
9.1 RISC 철학
9.2 MIPS ISA
9.3 MIPS 명령어 인코딩
9.4 MIPS 일부분 구현
9.5 Verilog 모델

10 하드웨어 테스트와 테스트를 위한 설계
10.1 조합회로 테스트
10.2 순차회로 테스트
10.3 주사 테스트
10.4 경계 주사
10.5 내장형 자기 테스트

부록 A Verilog 언어 요약
부록 B 키워드 목록(Verilog IEEE Standard 2005)
참고문헌
찾아보기

책 속으로

출판사 서평

Verilog의 사용과 FPGA를 설계는 최근 학교와 엔지니어링 필드의 디지털 시스템 설계에서 필수 불가결의 중요한 과정이 되었다. 본서는 어느 정도 수준 이상의 학생이나 엔지니어들은 혼자서도 익힐 수 있도록 체계적이고 많은 설계 예제가 들어있다. 따...

[출판사서평 더 보기]

Verilog의 사용과 FPGA를 설계는 최근 학교와 엔지니어링 필드의 디지털 시스템 설계에서 필수 불가결의 중요한 과정이 되었다. 본서는 어느 정도 수준 이상의 학생이나 엔지니어들은 혼자서도 익힐 수 있도록 체계적이고 많은 설계 예제가 들어있다. 따라서 이 책을 통해 Verilog을 이용한 FPGA 설계 방법을 익혀 다양한 시스템 설계에 적용할 수 있는 능력을 기르기를 바란다.
1장에서는 논리회로의 기본 개념을 복습할 수 있도록 했고, 2장의 Verilog 기초를 시작으로 하여, 3장에서 FPGA 디바이스 구조를 설명한다. 4장 이후 여러 장에 걸쳐 다양하고 실질적인 Verilog 설계 예제를 익힌 다음, 간략화된 MIPS 프로세서까지 설계해보도록 구성되어 있다. 10장에서는 디지털 테스트에 관한 내용을 보강하여 전체적으로 좀 더 다양하고 깊이 있는 설계 예지를 실습할 수 있도록 구성했다.
이 책을 교재로 사용하여 강의할 경우 실습과 병행하면 학생들이나 엔지니어들의 학습을 극대화할 수 있을 것으로 생각된다. 시간이 충분하면 2학기에 걸쳐 진행해도 좋을 것 같다. 학생들에게 다양한 설계 숙제, 프로젝트를 할당하여 실질적인 Verilog 코딩 기법과 FPGA에 구현 검증하는 과정까지 할 수 있도록 교육하면 많은 부분 실제 엔지니어링 필드에 적용할 수 있을 것으로 생각된다.

[출판사서평 더 보기 닫기]

책 속 한 문장

회원리뷰

이 책과 함께 구매한 책들

이 책이 속한 분야 베스트

교환/반품안내

※ 상품 설명에 반품/교환 관련한 안내가 있는 경우 그 내용을 우선으로 합니다. (업체 사정에 따라 달라질 수 있습니다.)

교환/반품안내
반품/교환방법

[판매자 페이지>취소/반품관리>반품요청] 접수
또는 [1:1상담>반품/교환/환불], 고객센터 (1544-1900)

※ 중고도서의 경우 재고가 한정되어 있으므로 교환이 불가할 수 있으며, 해당 상품의 경우 상품에 대한 책임은 판매자에게 있으며 교환/반품 접수 전에 반드시 판매자와 사전 협의를 하여주시기 바랍니다.

반품/교환가능 기간

변심반품의 경우 수령 후 7일 이내, 상품의 결함 및 계약내용과 다를 경우 문제점 발견 후 30일 이내

※ 중고도서의 경우 판매자와 사전의 협의하여주신 후 교환/반품 접수가 가능합니다.

반품/교환비용 변심 혹은 구매착오로 인한 반품/교환은 반송료 고객 부담
반품/교환 불가 사유

소비자의 책임 있는 사유로 상품 등이 손실 또는 훼손된 경우(단지 확인을 위한 포장 훼손은 제외)

소비자의 사용, 포장 개봉에 의해 상품 등의 가치가 현저히 감소한 경우 예) 화장품, 식품, 가전제품 등

복제가 가능한 상품 등의 포장을 훼손한 경우 예) 음반/DVD/비디오, 소프트웨어, 만화책, 잡지, 영상 화보집

소비자의 요청에 따라 개별적으로 주문 제작되는 상품의 경우 ((1)해외주문도서)

디지털 컨텐츠인 eBook, 오디오북 등을 1회 이상 다운로드를 받았을 경우

시간의 경과에 의해 재판매가 곤란한 정도로 가치가 현저히 감소한 경우

전자상거래 등에서의 소비자보호에 관한 법률이 정하는 소비자 청약철회 제한 내용에 해당되는 경우

1) 해외주문도서 : 이용자의 요청에 의한 개인주문상품이므로 단순 변심 및 착오로 인한 취소/교환/반품 시 해외주문 반품/취소 수수료 고객 부담 (해외주문 반품/취소 수수료는 판매정가의 20%를 적용

2) 중고도서 : 반품/교환접수없이 반송하거나 우편으로 접수되어 상품 확인이 어려운 경우

소비자 피해보상
환불지연에 따른 배상

- 상품의 불량에 의한 교환, A/S, 환불, 품질보증 및 피해보상 등에 관한 사항은 소비자분쟁해결 기준 (공정거래위원회 고시)에 준하여 처리됨

- 대금 환불 및 환불지연에 따른 배상금 지급 조건, 절차 등은 전자상거래 등에서의 소비자 보호에 관한 법률에 따라 처리함

판매자
스떼
판매등급
특급셀러
판매자구분
일반
구매만족도
5점 만점에 5점
평균 출고일 안내
2일 이내
품절 통보율 안내
18%

바로가기

최근 본 상품